Ứng dụng này là một sổ tay miễn phí hoàn chỉnh về Thiết kế VLSI, bao gồm các chủ đề, ghi chú, tài liệu quan trọng trên sân.
có hơn 90 chủ đề về Thiết kế VLSI chi tiết. Các chủ đề này được chia thành 5 đơn vị.
Đây là một phần của giáo dục kỹ thuật điện tử và truyền thông, cung cấp các chủ đề quan trọng, ghi chú, tin tức và blog về chủ đề này. Tải xuống Ứng dụng dưới dạng hướng dẫn tham khảo nhanh và Sách điện tử về chủ đề kỹ thuật điện tử và truyền thông này.
Ứng dụng được thiết kế để học nhanh, ôn tập, tham khảo tại thời điểm thi và phỏng vấn.
Ứng dụng này bao gồm hầu hết các chủ đề liên quan và giải thích chi tiết tất cả các chủ đề cơ bản.
Một số chủ đề được đề cập trong sách điện tử kỹ thuật này là:
1. Bộ nhớ bán dẫn: Giới thiệu và các loại
2. Bộ nhớ chỉ đọc (ROM)
3. Ô DRAM ba bóng bán dẫn
4. Ô DRAM một bóng bán dẫn 5.
Bộ nhớ flash
6. Mạch logic CMOS công suất thấp: Giới thiệu
7. Thiết kế bộ biến tần CMOS
8. Bộ biến tần MOS: giới thiệu về đặc tính chuyển mạch
9. Kỹ thuật dựa trên quét
10. Kỹ thuật tự kiểm tra tích hợp (BIST)
11. Triển vọng lịch sử của thiết kế VLSI: Định luật Moore
12. Phân loại các loại mạch kỹ thuật số CMOS
13. Ví dụ về thiết kế mạch
14. Phương pháp thiết kế VLSI
15. Luồng thiết kế VLSI
16. Phân cấp thiết kế
17. Khái niệm về tính đều đặn, tính mô đun và tính cục bộ
18. Chế tạo CMOS
19. Luồng quy trình chế tạo: Các bước cơ bản
20. Chế tạo bóng bán dẫn nMOS
21. Chế tạo CMOS: quy trình p-well
22. Chế tạo CMOS: quy trình n-well
23. Chế tạo CMOS : quy trình bồn đôi
24. Sơ đồ thanh và thiết kế bố trí mặt nạ
25. Transistor MOS: cấu trúc vật lý
26. Hệ thống MOS dưới áp suất phân cực ngoài
27. Cấu trúc và hoạt động của MOSFET
28. Điện áp ngưỡng
29. Đặc tính điện áp dòng điện của MOSFET
30. Tỷ lệ Mosfet
31. Hiệu ứng của tỷ lệ 32.
Hiệu ứng hình học nhỏ 33. Điện dung MOS 34. Bộ đảo MOS 35. Đặc tính truyền điện áp (VTC) của bộ đảo MOS 36. Bộ đảo có tải MOSFET loại n 37. Bộ đảo tải điện trở 38. Thiết kế bộ đảo tải cạn kiệt 39. Bộ đảo CMOS 40. Định nghĩa thời gian trễ 41. Tính toán thời gian trễ 42. Thiết kế bộ đảo có ràng buộc trễ: Ví dụ 43. Mạch logic MOS kết hợp: giới thiệu 44. Mạch logic MOS có tải cạn kiệt nMOS: Cổng NOR hai đầu vào 45. Mạch logic MOS có Tải nMOS cạn kiệt: Cấu trúc NOR tổng quát với nhiều đầu vào 46. Mạch logic MOS với Tải nMOS cạn kiệt: Phân tích tức thời của cổng NOR 47. Mạch logic MOS với Tải nMOS cạn kiệt: Cổng NAND hai đầu vào 48. Mạch logic MOS với Tải nMOS cạn kiệt: Cấu trúc NAND tổng quát với nhiều đầu vào 49. Mạch logic MOS với Tải nMOS cạn kiệt: Phân tích tức thời của cổng NAND 50. Mạch logic CMOS: Cổng NOR2 (NOR hai đầu vào)
51. Cổng CMOS NAND2 (hai đầu vào NAND)
52. Bố trí các cổng logic CMOS đơn giản
53. Mạch logic phức tạp
54. Cổng logic CMOS phức tạp
55. Bố trí các cổng logic CMOS phức tạp
56. Cổng AOI và OAI
57. Cổng giả nMOS
58. Mạch cộng toàn phần CMOS & bộ cộng gợn sóng nhớ
59. Cổng truyền CMOS (Cổng thông)
60. Logic truyền qua bóng bán dẫn bổ sung (CPL)
61. Mạch logic MOS tuần tự: Giới thiệu
62. Hành vi của các phần tử ổn định kép
63. Mạch chốt SR
64. Chốt SR có xung nhịp
65. Chốt JK có xung nhịp
66. Flip-Flop chủ-tớ
67. Chốt D CMOS và Flip-Flop kích hoạt cạnh
68. Mạch logic động: Giới thiệu
69. Các nguyên lý cơ bản của mạch truyền qua bóng bán dẫn
Không liệt kê được tất cả các chủ đề do giới hạn ký tự.
Mỗi chủ đề đều có sơ đồ, phương trình và các dạng biểu diễn đồ họa khác để học tốt hơn và hiểu nhanh hơn.
Ứng dụng này sẽ hữu ích để tham khảo nhanh. Có thể hoàn thành việc xem lại tất cả các khái niệm trong vòng vài giờ khi sử dụng ứng dụng này.
Thay vì đánh giá thấp chúng tôi, vui lòng gửi email cho chúng tôi các câu hỏi, vấn đề của bạn và cho chúng tôi Đánh giá và Gợi ý có giá trị để chúng tôi có thể xem xét cho các Bản cập nhật trong tương lai. Chúng tôi sẽ rất vui khi giải quyết chúng cho bạn.